Cadence推出下一代Palladium系統
楷登電子(Cadence)近日發佈Cadence® Palladium® Z2 Enterprise Emulation企業級硬件仿真加速系統和Protium™ X2 Enterprise Prototyping企業級原型驗證系統,用於應對呈指數級上升的系統設計複雜度和上市時間的壓力。基於Cadence原有的Pallaidum Z1和Protium X1產品,新一代系統為當前數十億門規模的片上系統(SoC)設計提供最佳的硅前硬件糾錯效率和最高的軟件調試吞吐率。此雙系統無縫集成統一的編譯器和外設接口,雙劍合璧,被稱為系統動力雙劍(dynamic duo)。
Cadence Palladium系統(圖片來源:Cadence)
新一代系統基於下一代硬件仿真核心處理器和Xilinx UltraScale+ VU19P FPGA,將為客户帶來2倍容量提升和1.5倍性能提升,以更少的時間為大規模芯片驗證完成更多次數的迭代。此外,模塊化編譯技術也突破性地應用在兩個系統中,使得100億門的SoC編譯可以在Palladium Z2 系統10小時內即可完成,Protium X2系統也僅需不到24小時就可以完成。
“我們對高端圖形和超大規模設計的每一次升級都意味着複雜性的增加,上市時間也愈發緊張。” NVIDIA公司硬件工程高級總監Narendra Konda表示,“採用結合Cadence Palladium Z2和Protium X2系統的通用前端流程,我們可以優化功能驗證(verification)、功能確認(validation)和硅前軟件初啓的工作負載分佈。得益於增加2倍的可用容量、提升50%的吞吐率以及更快的模塊化編譯循環,我們可以按時完成對最複雜GPU和SoC設計的全面驗證。”
Palladium Z2/Protium X2 dynamic duo動力雙劍組合被用於應對移動、消費電子和超大規模計算領域最先進應用設計所面臨的挑戰。基於無縫集成的流程、統一的糾錯、通用的虛擬和物理接口以及跨系統的測試平台內容,該動力雙劍組合可以實現從硬件仿真到原型驗證的快速設計遷移和測試。
“AMD成功的重要成果之一,就是加速芯片開發流程並優化AMD的左移戰略。”AMD公司全球院士、方法學架構師Alex Star説到,“採用Cadence Palladium Z2 和 Protium X2系統提升性能,在保證硬件仿真和原型驗證間功能性一致的基礎上,可以提升硅前工作負載的吞吐量。快速初啓的能力以及在Palladium Z2硬件仿真與Protium X2原型驗證間短時間切換能力,在開發最具挑戰的SoC設計時,為我們提供了優化自身的左移策略的機會。通過使用擁有業界領先的第三代AMD EPYC™處理器以及Palladium Z2和Protium X2平台的資格認證的服務器,客户將能夠將行業領先的性能計算帶入Palladium和Protium生態系統。”
“先進SoC設計的硅前驗證需要具備數十億門處理能力的解決方案,該方案須同時提供最高的性能以及快速可預測的糾錯能力。”Cadence公司資深副總裁兼系統與驗證事業部總經理Paul Cunningham表示,“我們全新的dynamic duo動力雙劍組合通過兩個緊密集成的系統滿足上述要求,包括針對快速可預測的硬件糾錯優化的Palladium Z2硬件仿真加速系統,以及面向高性能數十億門軟件驗證優化的Protium X2原型驗證系統。客户表達的強烈需求讓我們深受鼓舞。Cadence將繼續與客户合作,利用新系統實現最高的設計驗證吞吐率。”
“業界最佳的硬件仿真器是我們取得成功的關鍵,Arm在基於Arm的服務器上一直在廣泛使用硬件仿真加速器和仿真工具,以實現最高的整體驗證吞吐率。”Arm公司設計服務資深總監Tran Nguyen表示,“採用全新的Cadence Palladium Z2系統,我們已經在最新設計上實現了超過50%的性能提升和2倍的容量增加,為我們提供了驗證下一代IP和產品所需的強大的硅前驗證能力。”
“Xilinx與Cadence緊密合作,確保Cadence的軟件前端能與後端的賽靈思Vivado Design Suite設計套件無縫協作。”Xilinx公司關鍵應用市場資深總監Hanneke Krekels表示, “基於FPGA的Cadence Protium X2 原型驗證平台讓使用我們Virtex UltraScale+ VU19P設備的用户在十億門設計上實現數MHz的性能。Cadence與Xilinx前端到後端工作流程的緊密集成讓軟件工程師在開發最早期即可使用上述平台,將寶貴時間用於設計驗證和軟件開發,而不是耗時的原型驗證初啓。”
Cadence驗證全流程包括Palladium Z2硬件仿真加速系統、Protium X2原型驗證系統、Xcelium™ Logic Simulation邏輯仿真器、JasperGold® Formal Verification Platform形式化驗證平台以及Cadence智能驗證應用套件,可以提供最經濟高效的驗證吞吐率。全新的Palladium Z2 和Protium X2系統是Cadence驗證套件的組成部分,支持公司的智能系統設計(Intelligent System Design™)戰略,助力實現SoC卓越設計。Palladium Z2 和Protium X2系統目前已在一些客户中成功部署,並將在2021年第二季度向業內廣泛面世。
(7659370)