報道稱英特爾3D Foveros存在某些侷限性

IT之家6月18日訊息 據媒體DigiTimes報道,英特爾3D堆疊(3D Foveros)混合核心晶片Lakefield雖是全球首個logic-on-logic的3D IC立體封裝晶片,但該晶片在功耗、散熱、以及後續應用場景上的限制不小。

報道稱英特爾3D Foveros存在某些侷限性

儘管英特爾Lakefield系列處理器目前已經成功獲得三星電子、聯想等物聯網廠商採用,且業界也傳出英特爾近期正在向PoP堆疊記億體廠商給出詢價報表(RFQ),但據熟悉先進封測工藝的業內人士稱,由Micro Bump技術衍生出的Foveros勢必面臨後續發展有限的問題和散熱較差的問題。

此外,3D Foveros技術由於製程限制無法承受較高的功率,故其將在算力、功耗、散熱等領域存在侷限性。

IT之家瞭解到,臺積電此前曾嘗試過利用Micro Bump、TSV等技術生產3D IC晶片,但效果不佳,故臺積電方面有意透過5nm工藝跳出傳統方式來探索更有突破性的SolC技術,以此搶佔3D IC市場。

版權宣告:本文源自 網路, 於,由 楠木軒 整理釋出,共 415 字。

轉載請註明: 報道稱英特爾3D Foveros存在某些侷限性 - 楠木軒